Solliciteren op de vacature...
Er is helaas iets misgegaan bij het openen van de pagina. Probeer het nog een keer.

Venster wordt geladen...

Solliciteren op de vacature...
Er is helaas iets misgegaan bij het openen van de pagina. Probeer het nog een keer.

Venster wordt geladen...

Aanmelden op Jobbird
Er is helaas iets misgegaan bij het openen van de aanmeldpagina. Probeer het nog een keer.

Venster wordt geladen...

Wachtwoord vergeten
Er is helaas iets misgegaan bij het openen van de pagina. Probeer het nog een keer.

Venster wordt geladen...

Uitloggen
Er is helaas iets misgegaan bij het afmelden. Probeer het nog een keer.

Venster wordt geladen...

Sollicitatie verzonden
Er is helaas iets misgegaan bij het aanmelden. Probeer het nog een keer.
Er is iets mis gegaan bij het registreren. Probeer het nog een keer.

Venster wordt geladen...

logo
  • 5 km
  • 10 km
  • 30 km
  • 50 km

  • Alles
  • 5 km
  • 10 km
  • 30 km
  • 50 km

  • Alles
  Ga terug naar vacatures
Michael Page International (Netherlands)

Principal Digital IC Design Engineer (Neuchatel)

Michael Page International (Netherlands) Amsterdam
80.000 tot 120.000
32 - 40 uur
PhD
nieuw
Status Open
Nu solliciteren

Solliciteer op de website van de werkgever


Wat wij vragen

Opleiding
MS or PhD in Electrical Engineering
Talen
  • Je beheerst Engels

Wat wij bieden

Salaris
€ 80.000 tot € 120.000
Uren
32 tot 40 uur per week
Dienstverband
fulltime
Type vacature
intern

Vacaturebeschrijving

Overview
  • Leading IC Design Hub in Neuchatel
  • IP Accelerator - Risc-V - Methodology - UVM

About Our Client

Our client is a global leader in power management, analog, sensing and discrete semiconductor technologies. Design office based in Neuchatel.

Job Description Main Mission and Focus of Principal Digital IC Design Engineer (IPs)
  • Define and implement a unified methodology for IP and subsystem development.
  • Establish a consistent design process flow across design teams and sites.
  • Deploy best practices and ensure methodology adoption across departments.
  • Lead technical activities and contribute directly to ongoing design projects.

Key Responsibilities

  • Drive improvements in design methodology, flow, and quality to ensure robust and reliable IP and module development.
  • Lead project activities and mentor less experienced engineers.
  • Architect, specify, implement, simulate, and benchmark digital control peripherals, MCU/DSP systems, and hardware accelerator IPs.
  • Collaborate closely with product integration teams to define requirements and guide successful implementation.
  • Support teams in adopting and refining design methodologies and processes across multiple sites
The Successful Applicant Candidate Profile for Principal Digital IC Design Engineer (IPs)
  • +10 years' experience in IC design and design methodology.
  • Exposure to multiple company environments (ideally three or more), bringing diverse process and workflow insights.
  • Strong background across front-end to mid/back-end IC design flows.
  • Demonstrated ability to establish, scale and embed methodologies within complex design organisations.

Qualifications

  • MS or PhD in Electrical Engineering, Semiconductors or related.
  • Strong awareness of design quality and experience driving DFMEA, design releases, and methodology improvements.
  • Expertise with digital control peripherals, MCU/DSP systems and hardware accelerator IPs.
  • RTL design expereince.
  • Skills in project leadership.

Desirable Skills

  • Knowledge of RTL to GDS flow, including logic synthesis, place-and-route, STA, and power analysis.
  • Experience in the design of signal processing components.
  • Familiarity with advanced digital verification methodologies (e.g. UVM).
What's on Offer

Visa sponsorship and relocation package

  • Holidays: 25 days of annual leave.
  • Seniority Days: Extra holidays after 5, 10, 15, and 20 years of service (+2, +3, +4, +5 days respectively).
  • 13th Month Salary: Paid in 12 monthly instalments plus an additional month's salary (half in June, half in December).
  • Child Allowance: Monthly payment per child, based on the child's age, paid through payroll.
  • Group Insurance: Covers retirement, death, and disability; contributions split 1/3 employee and 2/3 employer, with rates increasing by age bracket.
  • Sickness Pay: 80% salary coverage for the first two years then 100%.
  • Global Incentive Programs : Science & Technology publications recognition. Patent recognition rewards. Corporate Incentive Plan.
#J-18808-Ljbffr
Salarisomschrijving

€80000 - €120000 monthly

Nu solliciteren

Solliciteer op de website van de werkgever

Nu solliciteren

Solliciteer op de website van de werkgever


Vacature acties

Opslaan als favoriet
Vacature delen
Of solliciteer later

Dagelijks nieuwe vacatures in je inbox?

  • Mis nooit een vacature
  • Op basis van jouw voorkeuren
  • Zet stop wanneer je wilt

Alle vacatures


Amsterdam Noord-Holland Bouw Architect Engineer Mentor

Snelle links

  • Inschrijven
  • Maak cv
  • Bedrijven op Jobbird
  • Carrieregids

Vacatures

  • Vacatures zoeken
  • Vacatures per locatie
  • Vacatures per beroepsgroep
  • Vacatures per dienstverband
  • Vacatures per opleidingsniveau

Jobbird

  • Kies een andere regio
  • Jobs Deutschland
  • Help
  • Jobs at Jobbird.com
  • Algemene voorwaarden
  • Vacatures plaatsen
© 2025 Jobbird